저자
이 우 주
서울대학교 전기공학부 학사
University of Southern California, Department of Electrical Engineering, 석사
University of Southern California, Department of Electrical Engineering, 박사
(전) 한국전자통신연구원 SoC설계연구그룹 선임연구원
(현) 명지대학교 전자공학과 조교수
논문 : 「TEI-ULP: Exploiting Body Biasing to Improve the TEI-Aware Ultra-Low Power Methods」(2018) 외 다수
특허: 「Ultra low voltage digital circuit and operation method thereof」(2018) 외 다수
목차
제1장 회로소자
1. 회로이론
2. 전하, 전압, 전류
3. 옴의 법칙
4. 기타: 단위계
제2장 저항회로
1. 전력 해석
2. 저항회로 해석
제3장 DC회로 해석 1
1. 키르히호프의 법칙
2. 저항회로 해석 기술
제4장 DC회로 해석 2
1. 마디전압법
제5장 DC회로 해석 3
1. 망전류법
제6장 연산증폭기 1
1. 연산증폭기
2. 이상적인 연산증폭기
제7장 연산증폭기 2
1. 이상적인 연산증폭기가 포함된 회로의 해석
제8장 중간 정리
제9장 테브난, 노턴의 정리 1
1. 회로의 선형성
2. 테브난, 노턴 등가회로
제10장 테브난, 노턴의 정리 2
1. 테브난, 노턴의 정리
2. 독립 전원만 있는 회로의 테브난, 노턴 정리 연습
제11장 테브난, 노턴의 정리 3
1. 독립 전원과 종속 전원이 있는 회로
2. 종속 전원만 있는 회로의 테브난, 노턴 등가회로
3. 최대 전력 전달
제12장 커패시터와 인덕터
1. 커패시터
2. 인덕터
제13장 자연 응답과 계단 응답 1
1. 커패시터와 인덕터 복습
2. 회로의 응답
제14장 자연 응답과 계단 응답 2
1. RC, RL 회로 분석
제15장 기말 정리